LVDS眼圖測試,串擾測試,發生器測試,MDI測試,SIPI及接口一致性測試
2-硬件結構
LVDS傳輸信號為平衡傳輸信號,TTL傳輸信號為非平衡傳輸信號;
LVDS傳輸信號為電流驅動信號,TTL傳輸信號為電壓驅動信號;
終端匹配電阻標準規定為100Ω,由于恒流源為3.5mA,則擺動電平幅度為
-350mV~350mV。由于偏置電壓為1.2V,則差分信號的電壓范圍為850mV~1550mV。
LVDS 信號傳輸由三部分組成:差分信號發送器,差分信號互聯器,差分信號接收器。
發送器:將非平衡傳輸的TTL 信號轉換成平衡傳輸的LVDS 信號。有獨立和集成之分。
接收器:將平衡傳輸的LVDS 信號轉換成非平衡傳輸TTL 信號,很高的輸入阻抗。
互聯器:包括聯接線(電纜或者PCB 走線),終端匹配電阻。
按照IEEE 規定 ,電阻為100 歐。我們通常選擇為100 ,120 歐。

------------------------------------