單價: | 面議 |
發貨期限: | 自買家付款之日起 天內發貨 |
所在地: | 直轄市 上海 |
有效期至: | 長期有效 |
發布時間: | 2025-03-01 16:35 |
最后更新: | 2025-03-01 16:35 |
瀏覽次數: | 9 |
采購咨詢: |
請賣家聯系我
|
6EP1437-2BA20西門子PLC模塊
6EP1437-2BA20西門子PLC模塊
6EP1437-2BA20西門子PLC模塊、
二分頻電路控制在許多控制場合、需要對控制信號進行分頻,常見的有二分頻、四分頻控制等。二分頻控制即是將諸如輸入信號脈沖I0.1分頻輸出,輸出脈沖Q0.0為10.1的二分頻。
??二分頻電路的梯形圖、時序圖及其語句表如圖6-50所示。當輸入10.1在A時刻接通(ON),此時內部標志位存儲器 M0.0上將產生單脈沖。輸出映像寄存器 00.0在此之前并未得電,其對應的動合觸點處于斷開狀態。掃描程序至第2行時,M0.0得電,內部標志位存儲器 M0.2也不可能得電。掃描至第3行時,Q0.0得電并自鎖。此后這部分程序雖多次掃描,但由于M0.0僅接通一個掃描周期,M0.2不可能得電。00.0對應的動合觸點閉合,為M0.2得電做好了準備。等到A時刻、輸入I0.1接通(ON),M0.0 上產生單脈沖。在掃描第2行時,內部標志位存儲器M0.2條件滿足得電,M0.2對應的動斷觸點斷開。執行第3行程序時,輸出映像寄存器00.0斷電,輸出信號消失。以后,10.1繼續存在,但由于MO,0品單脈沖信號,雖多次掃描第3行,輸出映像寄存器CO,0也不可能得電。在A時刻,輸入ID1第三次出現(ON),M0.0上又產生單脈沖,輸出Q0.0接通。4時刻,輸出 Q0.0斷電……得到輸出正好是輸入信號的二分頻。這種邏輯每當有控制信號時,就將狀態翻轉(ON→ OFF→ON→OFF→…),也可用作脈沖發生器。
??圖6-50二分頻電路的梯形圖、時序圖及其語句表
??(a)梯形圖;(b)時序圖;(c)語句表
??用微分上升沿 P 指令和兩個內部標志位存儲器M0.0與M0.2將規則頻率的10.1輸入信號,轉化為脈寬為I0.1兩倍的Q0.0信號輸出。
??圖6-4(a)是用DIFU(13)指令組成的二分頻電路,在第一個輸入脈沖信號0000到來時,1000接通一個掃描周期。因為第三行還未執行,CPU執行第二行時,常開觸點0500 仍斷開,1100為OFF,其常閉觸點閉合。執行第二行時,輸出繼電器被接通并保持。當第二個輸入脈沖0000到來,執行第二行時,常開觸點0500已接通,1100為ON。執行第三行時,雖有觸發脈沖1000,因常閉觸點1100已斷開,輸入繼電器變為OFF,其時序如圖6-4 (b)所示。按上述電路原理,PLC可組成任意分頻的二進制分頻電路。
6ES7211-1BE40-0XB0 | CPU 1211C AC/DC/Rly,6輸入/4輸出,集成2AI |
6ES7211-1AE40-0XB0 | CPU 1211C DC/DC/DC,6輸入/4輸出,集成2AI |
6ES7211-1HE40-0XB0 | CPU 1211C DC/DC/Rly,6輸入/4輸出,集成2AI |
6ES7212-1BE40-0XB0 | CPU 1212C AC/DC/Rly,8輸入/6輸出,集成2AI |
6ES7212-1AE40-0XB0 | CPU 1212C DC/DC/DC,8輸入/6輸出,集成2AI |
6ES7212-1HE40-0XB0 | CPU 1212C DC/DC/Rly,8輸入/6輸出,集成2AI |
6ES7214-1BG40-0XB0 | CPU 1214C AC/DC/Rly,14輸入/10輸出,集成2AI |
6ES7214-1AG40-0XB0 | CPU 1214C DC/DC/DC,14輸入/10輸出,集成2AI |
6ES7214-1HG40-0XB0 | CPU 1214C DC/DC/Rly,14輸入/10輸出,集成2AI |
6ES7215-1BG40-0XB0 | CPU 1215C AC/DC/Rly,14輸入/10輸出,集成2AI/2AO |
6ES7215-1AG40-0XB0 | CPU 1215C DC/DC/DC,14輸入/10輸出,集成2AI/2AO |
6ES7215-1HG40-0XB0 | CPU 1215C DC/DC/Rly,14輸入/10輸出,集成2AI/2AO |
6ES72171AG400XB0 | CPU 1217C DC/DC/DC,14輸入/10輸出,集成2AI/2AO |